如图1所示是二分频电路的梯形图和时序图。
待分频的脉冲信号加在X000端,设M101和Y000的初始状态为“0”。当第一个脉冲信号的上升沿到来时,M101产生一个单脉冲(如图所示),Y000被置“1”,当M101置“0”时,Y000仍保持置“1”;当第二个脉冲信号的上升沿到来时,M101又产生一个单脉冲(如图所示),M101常闭触点断开,使Y000由“1”变“0”,当M101置“0”时,Y000仍保持置“0”直到第三个脉冲到来。当第三个脉冲到来时,重复上述过程。由此可见,X000每送两个脉冲,Y000产生一个脉冲,完成对输入信号的二分频。
程序清单:
LD X000
PLS M101
LD M101
ANI Y000
LDI M101
AND Y000
OUT Y000
END
图1
分频电路梯形图及时序图